学设计 二代内存条插在三代内存条卡插口上会烧坏主板吗?
二代内存条插在三代内存条卡插口上会烧坏主板吗?首先,如果你不更换第二代内存,那就是台式机和笔记本电脑的差距设计。你不能把它插上。怎么能烧主板高速信号的有效窗口比较小。为了使数据和控制信号落在有效窗口内
二代内存条插在三代内存条卡插口上会烧坏主板吗?
首先,如果你不更换第二代内存,那就是台式机和笔记本电脑的差距设计。你不能把它插上。怎么能烧主板
高速信号的有效窗口比较小。为了使数据和控制信号落在有效窗口内,数据、时钟或数据和控制信号之间的路由长度相差很小。具体的允许偏差可以通过计算时间延迟得到。实际上,一般来说,时序逻辑信号应满足建立时间和保持时间,并有一定的裕度。只要满足这个条件,信号的长度就不能严格相等。但实际情况是,对于高速信号(如DDR2、DDR3、FSB),在设计时不可能知道时序是否满足设置时间和保持时间的要求(影响因素太多,包括内部布线和电容性负载引起的延迟差,因此很难通过计算来估计实际值),必须在芯片内部设置可控延时,器件通过寄存器控制延时,然后扫描寄存器的值来尝试各种延时,通过观察信号(直接观察波形并测量设置和保持时间)来确定延迟值,以满足设置和保持时间的要求。然而,对于同一种信号,只能观察到一条或几条信号线。为了使所有信号满足时序要求,必须规定同一类信号的所有线路长度严格相等。这是一个高速并行信号。对于高速串行信号,如果是带时钟的,时钟和串行数据也必须满足建立和保持时间的要求,所以长度也要控制。虽然有些高速串行信号有时钟,但这个时钟不是用来锁存数据的,而是一个频率较低的参考时钟。由于接收芯片能正确地找到每个通道的起始位,并通过锁相倍频和移相来锁存参考时钟,因此数据和时钟之间的偏差以及多个通道之间的数据可以得到更大的缓解,而无需严格的等长。例如,对于TMDS信号,串行数据的差分对长度应严格相等,但数据之间的偏差应放宽到时钟周期的/-20%。但是,为了避免不必要的问题,一般来说,TMDs、PCI-E等串行信号的通道应该是等长的,但允许偏差可以比较大,比如200ps以上,对于低速信号,其建立和维护窗口一般在ns级以上,因此不需要进行长度控制,因为无论布线有多差,都很难获得ns级的偏移。